Da
moluna, Greven, Germania
Valutazione del venditore 4 su 5 stelle
Venditore AbeBooks dal 9 luglio 2020
Codice articolo 566164943
Actualmente, los problemas en las industrias se deben a la falta de transferencia de datos adecuada entre los núcleos IP en el sistema System on Chip (SOC). En los últimos tiempos, el desarrollo de chips SOC y los núcleos IP reutilizables tienen una mayor prioridad debido a su menor coste y a la reducción del periodo de Time-to-Market. Por lo tanto, esto permite una cuestión importante y muy delicada como es la interconexión de estos núcleos IP. Estas interfaces desempeñan un papel vital en el SOC y deben cuidarse debido a la comunicación entre la propiedad de los núcleos IP. La comunicación entre los diferentes núcleos IP debe tener un flujo de datos sin pérdidas y también debe ser flexible para el diseñador. Por lo tanto, para resolver este problema, se utilizan los buses de protocolo estándar para interconectar los dos núcleos IP. Aquí la pérdida de datos depende de los estándares de los protocolos utilizados. La mayoría de los núcleos IP de ARM utilizan el AMBA (Advanced Micro controller Bus Architecture) que tiene AHB (Advanced High-Performance Bus). Este bus tiene sus propias ventajas y flexibilidad. Se utiliza una interfaz AHB completa para maestros de bus, bloques de memoria en el chip, interfaces de memoria externa, periféricos de gran ancho de banda con interfaces FIFO y periféricos esclavos DMA.
Titolo: Simulación del diseño estructural del ...
Casa editrice: Ediciones Nuestro Conocimiento
Data di pubblicazione: 2021
Legatura: Brossura
Condizione: New
Da: buchversandmimpf2000, Emtmannsberg, BAYE, Germania
Taschenbuch. Condizione: Neu. Neuware -Actualmente, los problemas en las industrias se deben a la falta de transferencia de datos adecuada entre los núcleos IP en el sistema System on Chip (SOC). En los últimos tiempos, el desarrollo de chips SOC y los núcleos IP reutilizables tienen una mayor prioridad debido a su menor coste y a la reducción del periodo de Time-to-Market. Por lo tanto, esto permite una cuestión importante y muy delicada como es la interconexión de estos núcleos IP. Estas interfaces desempeñan un papel vital en el SOC y deben cuidarse debido a la comunicación entre la propiedad de los núcleos IP. La comunicación entre los diferentes núcleos IP debe tener un flujo de datos sin pérdidas y también debe ser flexible para el diseñador. Por lo tanto, para resolver este problema, se utilizan los buses de protocolo estándar para interconectar los dos núcleos IP. Aquí la pérdida de datos depende de los estándares de los protocolos utilizados. La mayoría de los núcleos IP de ARM utilizan el AMBA (Advanced Micro controller Bus Architecture) que tiene AHB (Advanced High-Performance Bus). Este bus tiene sus propias ventajas y flexibilidad. Se utiliza una interfaz AHB completa para maestros de bus, bloques de memoria en el chip, interfaces de memoria externa, periféricos de gran ancho de banda con interfaces FIFO y periféricos esclavos DMA.Books on Demand GmbH, Überseering 33, 22297 Hamburg 76 pp. Spanisch. Codice articolo 9786204286433
Quantità: 2 disponibili
Da: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Germania
Taschenbuch. Condizione: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Actualmente, los problemas en las industrias se deben a la falta de transferencia de datos adecuada entre los núcleos IP en el sistema System on Chip (SOC). En los últimos tiempos, el desarrollo de chips SOC y los núcleos IP reutilizables tienen una mayor prioridad debido a su menor coste y a la reducción del periodo de Time-to-Market. Por lo tanto, esto permite una cuestión importante y muy delicada como es la interconexión de estos núcleos IP. Estas interfaces desempeñan un papel vital en el SOC y deben cuidarse debido a la comunicación entre la propiedad de los núcleos IP. La comunicación entre los diferentes núcleos IP debe tener un flujo de datos sin pérdidas y también debe ser flexible para el diseñador. Por lo tanto, para resolver este problema, se utilizan los buses de protocolo estándar para interconectar los dos núcleos IP. Aquí la pérdida de datos depende de los estándares de los protocolos utilizados. La mayoría de los núcleos IP de ARM utilizan el AMBA (Advanced Micro controller Bus Architecture) que tiene AHB (Advanced High-Performance Bus). Este bus tiene sus propias ventajas y flexibilidad. Se utiliza una interfaz AHB completa para maestros de bus, bloques de memoria en el chip, interfaces de memoria externa, periféricos de gran ancho de banda con interfaces FIFO y periféricos esclavos DMA. 76 pp. Spanisch. Codice articolo 9786204286433
Quantità: 2 disponibili
Da: AHA-BUCH GmbH, Einbeck, Germania
Taschenbuch. Condizione: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Actualmente, los problemas en las industrias se deben a la falta de transferencia de datos adecuada entre los núcleos IP en el sistema System on Chip (SOC). En los últimos tiempos, el desarrollo de chips SOC y los núcleos IP reutilizables tienen una mayor prioridad debido a su menor coste y a la reducción del periodo de Time-to-Market. Por lo tanto, esto permite una cuestión importante y muy delicada como es la interconexión de estos núcleos IP. Estas interfaces desempeñan un papel vital en el SOC y deben cuidarse debido a la comunicación entre la propiedad de los núcleos IP. La comunicación entre los diferentes núcleos IP debe tener un flujo de datos sin pérdidas y también debe ser flexible para el diseñador. Por lo tanto, para resolver este problema, se utilizan los buses de protocolo estándar para interconectar los dos núcleos IP. Aquí la pérdida de datos depende de los estándares de los protocolos utilizados. La mayoría de los núcleos IP de ARM utilizan el AMBA (Advanced Micro controller Bus Architecture) que tiene AHB (Advanced High-Performance Bus). Este bus tiene sus propias ventajas y flexibilidad. Se utiliza una interfaz AHB completa para maestros de bus, bloques de memoria en el chip, interfaces de memoria externa, periféricos de gran ancho de banda con interfaces FIFO y periféricos esclavos DMA. Codice articolo 9786204286433
Quantità: 1 disponibili